IT之家 11 月 7 日消息,RISC-V AI 芯片设计企业 Tenstorrent 当地时间本月 5 日宣布将受日本经济产业省下辖新能源・产业技术综合开发机构(NEDO)和日本半官方机构技术研究组合 最先端半导体技术中心(LSTC)委托,为日本在美培训多达 200 名芯片设计工程师。
据IT之家了解,此次委外培训是 LSTC、Tenstorrent 两方合作承接的 NEDO“加强后 5G 信息和通信系统基础设施研究开发项目 / 人材育成 / 最先进半导体设计人材育成”计划的一部分。
LSTC、Tenstorrent 计划通过三个层次的课程计划为日本补充尖端 SoC 设计人才:在美培训属于高级课程;中级课程则是在日本当地教授 28nm 及以下制程逻辑半导体设计;初级课程则旨在培养基础设计人才的 EDA 工具使用能力。
首批参与计划的日本工程师将于 2025 年 4 月到达 Tenstorrent,他们将有机会接触系列 RISC-V 处理器设计、IP 以及 AI / HPC 软件堆栈,并与传奇芯片设计师、Tenstorrent 首席执行官吉姆・凯勒(Jim Keller)在内的资深专家合作。
这些工程师回到日本后可为当地企业带来丰富的先进逻辑芯片知识,从而推动日本半导体产业振兴。
广告声明:文内含有的对外跳转链接(包括不限于超链接、二维码、口令等形式),用于传递更多信息,节省甄选时间,结果仅供参考,IT之家所有文章均包含本声明。
新浪科技公众号
“掌”握科技鲜闻 (微信搜索techsina或扫描左侧二维码关注)