AMD Zen 5锐龙台式APU代号Strix Point:采用3nm制程+大小核设计

AMD Zen 5锐龙台式APU代号Strix Point:采用3nm制程+大小核设计
2021年04月28日 09:47 cnBeta

原标题:AMD Zen 5锐龙台式APU代号Strix Point:采用3nm制程+大小核设计 来源:cnBeta.COM

有关 AMD 下一代基于 Zen 5 架构的锐龙“Strix Point”台式处理器的详情,已于近日在网上曝光。Moepc 报道称,基于 Zen 4 架构的 Phoenix APU 将于明年登陆桌面和移动平台,而下一代 Zen 5 APU 已处于早期的设计与开发阶段。WCCFTech 指出,似乎 Zen 4 之后的消费级 CPU 和 APU 产品线,都将迎来重大的变化。比如采用先进的 3nm 制程工艺,辅以混合核心架构。

传言称基于 Zen 5 内核的 AMD Ryzen 台式机 APU 的代号为“Strix Point”,其基于全新的 3nm 工艺节点制造,而 Zen 4 则是基于 5nm 。

设计方面,“Strix Point”APU 将迎来诸多变化。消息人士称,AMD 对奇数代次的 Zen 架构实施了更大的改进,而偶数代次的 Zen 内核会在此基础上获得更好的优化。

预计 Zen 5“Strix Point”APU 有望成为锐龙 8000 系列处理器的一部分,辅以一项重大的设计改进 —— 引入混合体系架构。

与定于 2021 下半年亮相的英特尔 12 代 Alder Lake 处理器一样,Zen 5 架构据说也会采用“大小核”设计。

@Bullsh1t_buster 在 Twitter 上爆料称,预计“Strix Point”锐龙 APU 将拥有 8 个 Zen 5 大核 + 4 个小核,但目前尚不清楚小核会基于哪种架构。

作为参考,英特尔在 Alder Lake 处理器上采用了不支持超线程的凌动(Atom)x86 小核,以及支持 SMT 的 x86 Cove 大核。

加入 AMD 确定在 Zen 4 CPU 和 APU 上引入基于 RDNA 2 GPU 的核显,新一代锐龙处理器或同样迎来无限缓存(Infinity Cache)子系统。

至于首批 AMD Zen 5“Strix Point”处理器,其有望于 2024 年亮相,辅以内存控制器(IMC)和缓存方面的重新设计。

新浪科技公众号
新浪科技公众号

“掌”握科技鲜闻 (微信搜索techsina或扫描左侧二维码关注)

创事记

科学探索

科学大家

苹果汇

众测

专题

官方微博

新浪科技 新浪数码 新浪手机 科学探索 苹果汇 新浪众测

公众号

新浪科技

新浪科技为你带来最新鲜的科技资讯

苹果汇

苹果汇为你带来最新鲜的苹果产品新闻

新浪众测

新酷产品第一时间免费试玩

新浪探索

提供最新的科学家新闻,精彩的震撼图片